Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/31121
Full metadata record
DC FieldValueLanguage
dc.contributor.authorМурашко, И. А.-
dc.date.accessioned2018-04-23T07:32:30Z-
dc.date.available2018-04-23T07:32:30Z-
dc.date.issued2007-
dc.identifier.citationМурашко, И. А. Методы оценки рассеиваемой мощности в цифровых КМОП схемах / И. А. Мурашко // Доклады БГУИР. - 2007. - № 1 (17). - С. 100 - 108.ru_RU
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/31121-
dc.description.abstractШирокое распространение портативных устройств привело к тому, что одним из ключевых параметров при проектировании современных СБИС стала рассеиваемая мощность. Поэтому получение быстрой и точной оценки рассеиваемой мощности стало неотъемлемой частью процесса проектирования. В работе представлен обзор существующих методов оценки рассеиваемой мощности на логическом уровне абстракции.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectдоклады БГУИРru_RU
dc.subjectдинамическая мощностьru_RU
dc.subjectэнергопотреблениеru_RU
dc.subjectпереключательная активностьru_RU
dc.subjectстатистический анализru_RU
dc.subjectвероятностный анализru_RU
dc.titleМетоды оценки рассеиваемой мощности в цифровых КМОП схемахru_RU
dc.title.alternativePower estimation methods in digital CMOS circuitsru_RU
dc.typeСтатьяru_RU
local.description.annotationWith the advent of portable devices, the power consumption is becoming a critical concern for design of CMOS VLSI. Than, accurate and efficient power estimation during the design phase is very important. This paper presents a survey of power estimation methods for digital CMOS circuits at the logic level of abstraction.-
Appears in Collections:№1 (17)

Files in This Item:
File Description SizeFormat 
Murashko_Power.pdf604.04 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.