Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/39973
Title: Аппаратная реализация алгоритмов декомпозиции булевых функций
Authors: Самусенко, М. А.
Keywords: материалы конференций;программируемые логические интегральные схемы;булевы функции;декомпозиция
Issue Date: 2020
Publisher: БГУИР
Citation: Самусенко, М. А. Аппаратная реализация алгоритмов декомпозиции булевых функций / М. А. Самусенко // Компьютерные системы и сети : сборник тезисов докладов 56-й научной конференции аспирантов, магистрантов и студентов, Минск, апрель-май 2020 года / Белорусский государственный университет информатики и радиоэлектроники. – Минск : БГУИР, 2020. – С. 232–233.
Abstract: Проектирование вычислительных и управляющих дискретных устройств тесно связано с решением разнообразных логико-комбинаторных задач, возникающих на разных этапах проектирования. К этим задачам относятся разработка и верификация алгоритмов логического управления, обеспечение их корректности и реализация на автоматном уровне, а также многие другие задачи, в частности – синтез логических схем, зачастую основанный на декомпозиции булевых функций. В настоящее время интерес к декомпозиции возрастает в связи с широким распространением программируемых логических интегральных схем (ПЛИС) типа FPGA (Field-Programmable Gate Array), основу которых составляют матрицы программируемых логических элементов, каждый из которых способен реализовать любую булеву функцию из ограниченного числа элементов.
URI: https://libeldoc.bsuir.by/handle/123456789/39973
Appears in Collections:Компьютерные системы и сети : материалы 56-й научной конференции аспирантов, магистрантов и студентов (2020)

Files in This Item:
File Description SizeFormat 
Samusenko_Apparatnaya.pdf307.12 kBAdobe PDFView/Open
Show full item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.