Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/52655
Full metadata record
DC FieldValueLanguage
dc.contributor.authorТюшев, Т. А.-
dc.contributor.authorДеменковец, Д. В.-
dc.coverage.spatialМинскen_US
dc.date.accessioned2023-08-30T07:22:54Z-
dc.date.available2023-08-30T07:22:54Z-
dc.date.issued2023-
dc.identifier.citationТюшев, Т. А. Программное средство моделирования связанных неисправностей на основе неисправностей взаимного влияния = Software tool for simulation of linked faults based on coupling faults / Т. А. Тюшев, Д. В. Деменковец // Компьютерные системы и сети : сборник статей 59-й научной конференции аспирантов, магистрантов и студентов, Минск, 17–21 апреля 2023 г. / Белорусский государственный университет информатики и радиоэлектроники. – Минск, 2023. – С. 205–209.en_US
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/52655-
dc.description.abstractВ данной работе рассматривается архитектура симулятора неисправностей запоминающих устройств, ориентированного на неисправности взаимного влияния трёх и более ячеек памяти. Описывается модель и нотация связанной неисправности, состоящей из трех ячеек. Представлен алгоритм генерации неисправностей и внесения их в модель памяти. Описывается программное средство, моделирующее процесс тестирования модели памяти с помощью маршевых тестов.en_US
dc.language.isoruen_US
dc.publisherБГУИРen_US
dc.subjectматериалы конференцийen_US
dc.subjectзапоминающие устройстваen_US
dc.subjectнеисправности взаимного влиянияen_US
dc.subjectпрограммные средстваen_US
dc.titleПрограммное средство моделирования связанных неисправностей на основе неисправностей взаимного влиянияen_US
dc.title.alternativeSoftware tool for simulation of linked faults based on coupling faultsen_US
dc.typeArticleen_US
local.description.annotationThis paper discusses the architecture of the memory faults simulator focused on coupling faults of three or more memory cells. Memory faults model and notation for their description are described. The algorithm for generating faults and inserting them to the memory model is presented. A software that simulates the process of testing the memory model using march tests is described.en_US
Appears in Collections:Компьютерные системы и сети : материалы 59-й научной конференции аспирантов, магистрантов и студентов : сборник статей (2023)

Files in This Item:
File Description SizeFormat 
Tyushev_Programmnoe.pdf394.62 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.