Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/56176
Title: Конвейерная реализация хэш-функции SHA-512 на базе FPGA
Authors: Качинский, М. В.
Станкевич, A. B.
Шемаров, А. И.
Keywords: материалы конференций;защита информации;криптографические алгоритмы
Issue Date: 2024
Publisher: БГУИР
Citation: Качинский, М. В. Конвейерная реализация хэш-функции SHA-512 на базе FPGA / М. В. Качинский, A. B. Станкевич, А. И. Шемаров // Технические средства защиты информации : тезисы докладов ХXII Белорусско-российской научно-технической конференции, Минск, 12 июня 2024 г. / Белорусский государственный университет информатики и радиоэлектроники ; редкол.: Т. В. Борботько [и др.]. – Минск, 2024. – С. 40–41.
Abstract: Криптографическая хэш-функция SHA-512 предназначена для получения хэш-значения фиксированной длины для входного сообщения произвольной длины и используется в рамках криптографических алгоритмов и протоколов в различных приложениях, связанных с защитой информации. В ряде таких приложениях для обеспечения реального времени требуется высокопроизводительная аппаратная реализация алгоритма SHA-512. В докладе рассматривается конвейерная реализация хэш-функции SHA-512 на базе FPGA, позволяющая повысить производительность.
URI: https://libeldoc.bsuir.by/handle/123456789/56176
Appears in Collections:ТСЗИ 2024

Files in This Item:
File Description SizeFormat 
Kachinskij_Konvejernaya.pdf121.95 kBAdobe PDFView/Open
Show full item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.